搭配OpenCL標準 FPGA實現高效平行運算能力

作者: Deshanand Singh
2014 年 06 月 14 日
在可程式設計技術發展的最初階段,可程式設計能力出現了兩個極端。一個極端的代表是單核心中央處理器(CPU)和數位訊號處理器(DSP)單元。這些元件使用含有一系列可執行指令的軟體來進行程式設計。對於程式設計人員,在概念上以連續的方式來開發這些指令,而高階處理器能夠對指令重新排序,在運行時從這些連續程式中提取出指令級平行處理操作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足AED低功耗/瞬間啟動要求 非揮發式FPGA大展所長

2011 年 08 月 22 日

實現HD/3D/WDR成像功能 CMOS鏡頭革新IP監控系統

2012 年 07 月 05 日

OpenCL助攻 FPGA挺進軟體定義資料中心

2014 年 10 月 30 日

整合SD-FEC模組 FPGA傳輸率/功耗更優化

2018 年 11 月 22 日

巧扮連通橋梁 AIB實現晶片/小晶片高速互連

2020 年 01 月 09 日

強化系統韌體監控/加密 FPGA設計完善安全控制

2021 年 04 月 19 日
前一篇
經濟型車用處理器問世 IVI滲透入門/中階車款
下一篇
薄膜厚度/晶圓曲度控制有解 矽基氮化鎵LED商用可期