搭配OpenCL標準 FPGA實現高效平行運算能力

作者: Deshanand Singh
2014 年 06 月 14 日
在可程式設計技術發展的最初階段,可程式設計能力出現了兩個極端。一個極端的代表是單核心中央處理器(CPU)和數位訊號處理器(DSP)單元。這些元件使用含有一系列可執行指令的軟體來進行程式設計。對於程式設計人員,在概念上以連續的方式來開發這些指令,而高階處理器能夠對指令重新排序,在運行時從這些連續程式中提取出指令級平行處理操作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足AED低功耗/瞬間啟動要求 非揮發式FPGA大展所長

2011 年 08 月 22 日

降低輻射功率/電磁干擾 SSCG時脈IC領風騷

2011 年 10 月 20 日

實現HD/3D/WDR成像功能 CMOS鏡頭革新IP監控系統

2012 年 07 月 05 日

JESD 204B介面助力 多重ADC訊號取樣同步化達陣

2013 年 07 月 29 日

低成本FPGA搭橋 嵌入式系統介面擴充性大增

2014 年 05 月 25 日

適用SoC/FPGA/微處理器 低電壓/大電流電源設計眉角

2025 年 10 月 09 日
前一篇
經濟型車用處理器問世 IVI滲透入門/中階車款
下一篇
薄膜厚度/晶圓曲度控制有解 矽基氮化鎵LED商用可期